本器件是一款1至4路主从LVCMOS时钟驱动器;具备本器件是一款低偏斜、 高性能时钟扇出特性;通过两个可选输入(可接受差分输入或单端输入)之一分配至 4个LVCMOS/LVTTL输 出(3.3V、2.5V、1.8V或1.5V四种电平);时钟能使CLK_EN禁用时钟后,输出将保持逻辑低电平状态;单独的输出使能端子OE可控制输出处于激活状态或高阻态。本器件具有低附加抖动和相位噪底,且兼具较低的输出和部件间偏移特性,因此非常适合对高性能和可重复性有严格要求的LVCMOS输出应用。
◆4路7Ω输出阻抗的 LVCMOS/LVTTL输出
—附加抖动:125MHz时为 0.04ps RMS(典型值)
—噪底:125MHz时为 –166dBc/Hz(典型值)
—输出频率:350MHz(最大值)
—输出偏移:35ps(最大值)
—部件间偏移:700ps(最大值)
◆两个可选输入
—CLK、nCLK差分对输入接受LVPECL、LVDS、HCSL、SSTL、LVHSTL或LVCMOS/LVTTL
—LVCMOS_CLK单端输入接受LVCMOS/LVTTL
◆具备时钟同步功能
◆内核/输出电源可以供用户选择:
— 3.3V/3.3V
— 3.3V/2.5V
— 3.3V/1.8V
— 3.3V/1.5V
◆封装:TSSOP165mm*4.4mm
◆工作温度范围:-55℃~ +125℃
◆ESD等级:2000V
◆HCE00804MS详细规范:
SC-Q/RB 50634-2023